2024

Bachelorarbeiten

  • 12.01.2024
    Automated Optimization of a Library of Operational Amplifiers
    Betreuer: Markus Leibl

Masterarbeiten

  • 01.02.2024 Minxing Wang
    Routing Strategy for Multi-Layer Microfluidic Devices Using ILP
    Betreuer: Yushen Zhang
  • 23.01.2024 Bo Liu
    Software Implemented Hardware Fault Tolerance for TinyML Applications in the Presence of Faults in Microarchitecture
    Betreuer: Johannes Geier
  • 09.01.2024
    Comparison of Machine Learning Methods for Opaque Black-Box Power Modeling
    Betreuer: Philipp Fengler

Forschungspraxis (Research Internships)

  • 01.03.2024
    Logic Level Based Unit Delay Simulation
    Betreuer: Philipp Fengler
  • 26.02.2024
    Verification of Model Outputs in TinyML Deployment Flow
    Betreuer: Philipp van Kempen

Seminare

  • 25.01.2024
    PULP: A Solution to Low Power Parallel Processing
    Betreuer: Philipp van Kempen
  • 25.01.2024
    Rule-based Synthesis with Bluespec SystemVerilog
    Betreuer: Conrad Foik, Robert Kunzelmann (Infineon)
  • 25.01.2024
    Automatic Dataset Generation for EDA Applications
    Betreuer: Philipp Fengler
  • 25.01.2024
    Automatic Dataset Generation for EDA Applications
    Betreuer: Philipp Fengler
  • 25.01.2024
    Machine Learning for SDC Probability Estimation
    Betreuer: Johannes Geier
  • 25.01.2024
    Comparison of ARM and RISC-V Instruction Encoding
    Betreuer: Conrad Foik, Wolfgang Ecker, Sebastian Prebeck (Infineon)
  • 25.01.2024
    Data learning techniques and methodology for Fmax prediction
    Betreuer: Zhidan Zheng
  • 25.01.2024
    Comparison of ARM and RISC-V ISA
    Betreuer: Conrad Foik, Wolfgang Ecker, Sebastian Prebeck (Infineon)
  • 25.01.2024
    Comparison of ARM DSP and RISC-V Packed Instructions
    Betreuer: Conrad Foik, Wolfgang Ecker, Sebastian Prebeck (Infineon)

Studentische Hilfskräfte

  • 31.03.2024
    Improve performane of muRISCV-NN kernel s
    Betreuer: Philipp van Kempen

2023

Bachelorarbeiten

  • 06.11.2023
    Quantitative Fault Coverage Analysis of Analog Mixed-Signal Integrated Circuits Using Fault Effect Modeling for Functional Safety
    Betreuer: Johannes Geier, Kurt Neugebauer (NXP)
  • 11.10.2023
    Entwicklung eines Proxy-Servers für den Parallelbetrieb mehrerer XCP-Applikationen
    Betreuer: Johannes Geier, David Maier (BMW)
  • 08.09.2023
    Automatic Integration of Custom RISC-V Instructions into LLVM Toolchain Integration von Custom RISC-V Instructions into LLVM Toolchain
    Betreuer: Philipp van Kempen
  • 30.03.2023 Zhiyi Pan
    Emerging Fabrication Method: 3D-Printing's Applications in Microfluidics
    Betreuer: Yushen Zhang
  • 23.02.2023
    Open-Source ASIC Design Flow-based Dataset Generation for Power Modeling
    Betreuer: Philipp Fengler
  • 12.01.2023
    Verifying the Controller Code of a Power Inverter for Hardware Testing
    Betreuer: Helmut Gräb

Masterarbeiten

  • 30.11.2023 Omar Elkhouly
    -
    Betreuer: Philipp van Kempen
  • 27.11.2023 Yi-Tun Wang
    Evaluation von Hardware Loop Beschleunigung für Embedded ML Inferenz auf RISC-V Platformen
    Betreuer: Philipp van Kempen
  • 22.09.2023
    Exploring Formal Verification Methods on Image Signal Processing Circuits
    Betreuer: Conrad Foik, Apple
  • 15.08.2023 Shuo Wu
    Mikrofluidik-Designautomatisierung basierend auf Deep Reinforcement Learning im parametrisierten Aktionsraum
    Betreuer: Yushen Zhang
  • 01.06.2023 Konstantinos Asimakopoulos
    Runtime Switch Behavior for a Multi-level RISC-V Register Transfer Level (RTL) to Instruction Set Fault Injection Simulator
    Betreuer: Johannes Geier

Forschungspraxis (Research Internships)

  • 09.11.2023
    Data-Driven Power Modeling of Black-Box Sequential Circuits
    Betreuer: Philipp Fengler
  • 10.10.2023
    Performance Estimator for RISC-V Packed Extension
    Betreuer: Philipp van Kempen
  • 01.10.2023
    Performance Models for a RISC-V Memory Architecture
    Betreuer: Conrad Foik
  • 11.09.2023 Leonidas Kontopoulos
    Efficient Checkpointing for RTL Fault Injection Simulations
    Betreuer: Johannes Geier
  • 11.09.2023
    Performance improvements for FPGA based Co-Emulation
    Betreuer: Johannes Geier, Philipp Kadletz (pkadletz@apple.com) (Apple)
  • 11.09.2023
    Optimizing Data Density for Co-emulation based Infrastructures
    Betreuer: Johannes Geier, Philipp Kadletz (pkadletz@apple.com) (Apple)
  • 20.08.2023
    Reimplementierung des Checkerboard-Kontextmodells für effiziente Deep Learning-basierte Bildkompression
    Betreuer: Nikolai Körber
  • 07.06.2023
    Design, Optimization and Evaluation of an Operational Amplifier
    Betreuer: Markus Leibl
  • 01.03.2023
    Alternative Automated Graph Extraction for GAT-based Switching Activity Estimation
    Betreuer: Philipp Fengler

Ingenieurpraxis

  • 11.08.2023
    Development of an Automized Testbench and Simulation Interface for Operational Amplifiers
    Betreuer: Markus Leibl
  • 06.07.2023
    Development of an Automized Testbench and Simulation Interface for Operational Amplifiers
    Betreuer: Markus Leibl
  • 11.05.2023 Antonius Adisoemarta
    STL library Design for Javascript
    Betreuer: Yushen Zhang
  • 06.05.2023 Yi Yue
    Entwicklung von Software-Modulen (C++/Qt) für Simulationsverfahren zur impulsbasierten Starrkörperdynamik
    Betreuer: Yushen Zhang, RNA Digital GmbH
  • 01.05.2023 Samyuktha Sena Indrasena
    Microfluidic Control-Pump
    Betreuer: Yushen Zhang

Seminare

  • 06.10.2023
    Dynamic Neural Network
    Betreuer: Wenhao Sun
  • 14.07.2023
    Survey: Open-Source Electronic Design Automation
    Betreuer: Philipp Fengler
  • 14.07.2023
    Fast Cycle-Accurate Simulators for RISC Processors
    Betreuer: Conrad Foik
  • 30.06.2023
    A Memetic Algorithm for VLSI Floorplanning
    Betreuer: Mengchu Li
  • 30.06.2023
    A Survey: Analog Circuit Sizing using Machine Learning Methods
    Betreuer: Markus Leibl
  • 30.06.2023
    Checkpointing Techniques for Fast Forwarding RTL Fault Injection Simulations
    Betreuer: Johannes Geier
  • 20.01.2023 Xuanyu Yi
    Hardware-based Approaches to Soft Error Correction and Detection in Combinational and Sequential Logic
    Betreuer: Johannes Geier
  • 20.01.2023
    GVSoC: A Highly Configurable, Fast and Accurate Full-Platform Simulator for RISC-V based IoT Processors
    Betreuer: Conrad Foik
  • 20.01.2023
    Using Graph Neural Networks for Timing Estimation: A Survey
    Betreuer: Daniela Sanchez Lopera, Infineon Technologies AG
  • 20.01.2023
    A Novel Algorithm for Reducing the Power Loss of Routing Paths in ONoCs
    Betreuer: Zhidan Zheng

Studentische Hilfskräfte

  • 30.09.2023
    Extending support for RISC-V Packed Extension in ETISS
    Betreuer: Philipp van Kempen
  • 30.06.2023
    Enable Debugging of RISC-V Vector Instructions using GDB within ETISS simulations
    Betreuer: Philipp van Kempen
  • 31.03.2023
    Integrate PULP-Platform Cores in MLonMCU Deployment Flow
    Betreuer: Philipp van Kempen

2022

Bachelorarbeiten

  • 17.10.2022 Xianer Chen
    Development of an interactive design platform for microfluidic IP modules
    Betreuer: Yushen Zhang
  • 12.10.2022
    Generation of area-optimized ALUs for RISC-V CPUs
    Betreuer: Conrad Foik, Infineon Technologies
  • 05.08.2022
    Semihosting für den ETISS Befehlssatzsimulator
    Betreuer: Karsten Emrich
  • 25.07.2022
    Design and Implementation of a Test Environment for Functional Verification of Developed Software Libraries
    Betreuer: Conrad Foik, Infineon
  • 22.07.2022 Xinwei Li
    Performance Estimation of Analog Circuits using Structural Similarity and Neural Networks
    Betreuer: Markus Leibl
  • 03.06.2022
    Review Machine Learning Frameworks
    Betreuer: Helmut Gräb

Masterarbeiten

  • 28.12.2022
    Automated Multi-Camera Calibration in Sparse-Feature Environments
    Betreuer: Helmut Gräb
  • 09.12.2022
    Modeling Advanced CPU Pipeline Features for Fast and Accurate Performance Simulation of a RISC-V Microprocessor
    Betreuer: Conrad Foik
  • 28.11.2022
    Influence of Open-Source Process Design Kits on Hardware Reverse Engineering and Trusted Hardware
    Betreuer: Helmut Gräb
  • 20.10.2022 Philipp Nassua
    Multi-process Framework for Output-oriented Hardware Fault Attack Simulations at Register Transfer Level
    Betreuer: Johannes Geier
  • 15.10.2022 Lasse Urban
    Development of a Runtime Switch Behavior for a Multi-level RISC-V Instruction Set to Register Transfer Fault Injection Simulator
    Betreuer: Johannes Geier
  • 06.09.2022
    Post-Physical Design Power Modeling for ASIC Development by Data-Driven Approaches
    Betreuer: Philipp Fengler
  • 28.06.2022
    Uncertainty-Based Scene-Independent Radar Tracking with Meta Reinforcement Learning
    Betreuer: Helmut Gräb
  • 02.06.2022 Johannes Sanwald
    Implementation of a Memory Management Unit in a RISC-V Instruction Set Simulator
    Betreuer: Johannes Geier, Karsten Emrich
  • 19.05.2022
    Decision-Tree-based Stimuli Generation for Coverage-driven RT-Level Verification
    Betreuer: Conrad Foik, Apple
  • 24.03.2022

    Betreuer: Helmut Gräb
  • 17.02.2022 Xiaolin Ma
    Entwicklung einer interaktiven Web-Benutzeroberfläche für den Entwurf von 3D-gedruckten mikrofluidischen Geräten
    Betreuer: Yushen Zhang

Forschungspraxis (Research Internships)

  • 21.12.2022
    MoChirp - A Simple RISC-V Microcontroller with Hardware- Accelerated FFT for Radar Processing as Case Study for Building Custom SoCs in an Open Ecosystem
    Betreuer: Johannes Geier, Motius
  • 14.10.2022 Srinidhi Hari Prasad
    Formal Side Channel Verification of Masked Hardware Implementations Using Coco-Alma
    Betreuer: Johannes Geier, Ralph Nyberg (Infineon (IFAG CSS DSI D CI VER))
  • 28.09.2022
    Performance Estimation on RISC-V ISS using RI5CY
    Betreuer: Conrad Foik
  • 21.09.2022 Bo Liu
    Exploring the Pipeline Behavior of a RISC-V Core under Register Transfer Level Fault Attack Simulation
    Betreuer: Johannes Geier
  • 13.09.2022
    Analog Fault Injection/Safety Analysis
    Betreuer: Helmut Gräb
  • 24.06.2022
    Cosine Similarity and Euclidean Distance-based OOD Detection
    Betreuer: Helmut Gräb
  • 25.05.2022 Ruotong Liao
    Knowledge Graph Enhanced Recommendation System
    Betreuer: Tsun-Ming Tseng, Volker Tresp (Siemens)
  • 15.05.2022
    Automatisierte Verdrahtung und Platzierung elektrischer Komponenten im 3D-CAD-Schaltschrank
    Betreuer: Helmut Gräb
  • 02.05.2022
    Examination of the OpenROAD and Proprietary Design Environment with Discussion about Similarities and Differences
    Betreuer: Helmut Gräb
  • 01.04.2022
    Reconstruction Regularized Deep Metric Learning for Multi-label Image Classification
    Betreuer: Helmut Gräb
  • 31.03.2022
    Algorithm Based Fault Tolerance for Embedded Case Studies
    Betreuer: Uzair Sharif

Ingenieurpraxis

  • 21.10.2022
    Automatisierung des Lichtleiterhandlings in Kombination mit Verbesserungen des Workflows und der Qualität der Produkte in Bezug auf Electro-Static-Discharge
    Betreuer: Helmut Gräb
  • 17.05.2022
    Implementation of a Switching Activity Estimator in the PyMTL3 Framework
    Betreuer: Philipp Fengler
  • 08.05.2022
    Test und Absicherung von Komponenten im Automotive-Bereich
    Betreuer: Helmut Gräb
  • 08.04.2022
    Entwicklung einer grafischen Benutzeroberfläche zur Funktionsprüfung von Haltebremsen an einer numerischen Steuerung
    Betreuer: Helmut Gräb

Seminare

  • 15.07.2022
    Modern approaches for heuristic algorithms in network architecture searchs (nas)
    Betreuer: Conrad Foik
  • 15.07.2022
    Reinforcement Learning for Digital Electronic Design Automation
    Betreuer: Daniela Sanchez Lopera
  • 15.07.2022
    Power-Performance-Area Prediction using Machine Learning
    Betreuer: Daniela Sanchez Lopera
  • 15.07.2022
    Graph Placement Methodologies for Fast Chip Design
    Betreuer: Philipp Fengler
  • 15.07.2022
    Survey: Power Estimation on the Electronic System Level
    Betreuer: Conrad Foik
  • 15.07.2022
    Semihosting in instruction set simulators and virtual platforms
    Betreuer: Karsten Emrich
  • 28.02.2022
    Soft error resilience for tinyML systems
    Betreuer: Uzair Sharif
  • 28.01.2022

    Betreuer: Conrad Foik
  • 28.01.2022
    Comparison of countermeasures against single glitch fault attacks: Compiler based Techniques vs Algorithm based Techniques
    Betreuer: Johannes Geier
  • 28.01.2022
    System-on-Chip Performance Prediction Using Machine Learning Techniques
    Betreuer: Tobias Kilian
  • 21.01.2022 Tobias Genzinger
    Detection of Transient Faults Detection by Control Flow Checking with Signature Monitoring
    Betreuer: Johannes Geier
  • 21.01.2022
    RISC-V Core Implementations
    Betreuer: Conrad Foik
  • 14.01.2022
    Recent Advances in Reservoir Computing With A Focus on Electronic Reservoirs
    Betreuer: Philipp Fengler
  • 14.01.2022
    Fast and Accurate PPA Modeling with Transfer Learning
    Betreuer: Philipp Fengler

Interdisziplinäre Projekte

  • 22.03.2022 Shen Hu
    Analysis and implementation of Stereolithography Language (STL) for 3D-printed microfluidics
    Betreuer: Yushen Zhang

2021

Bachelorarbeiten

  • 30.08.2021 Fares Abid
    Automatic Translation of Verilog Modules to PyMTL3 Components
    Betreuer: Philipp Fengler
  • 23.07.2021 Ryan Lee Zhan Hui
    Statistical-based Switching Activity Estimation in the PyMTL3 Framework
    Betreuer: Philipp Fengler
  • 20.07.2021
    Back-End of a Graphical Interface for a SystemC Sensor-Model
    Betreuer: Conrad Foik
  • 19.07.2021 Eden Seet Jian Wei
    Development of an Online 3D-Microfluidics Designing Platform
    Betreuer: Yushen Zhang
  • 17.05.2021 Jia Wen Phoon
    Entwicklung einer STL-Bibliothek für das 3D-Drucken
    Betreuer: Yushen Zhang
  • 16.04.2021 Xin Wen
    Development of an Online Schema Design Tool for Microfluidic Large-Scale Integration
    Betreuer: Tsun-Ming Tseng
  • 07.04.2021 Timothy Lim Yong An
    Front-End of a Graphical User Interface for a SystemC Model of a Sensor
    Betreuer: Conrad Foik

Masterarbeiten

  • 30.11.2021
    Advanced Implementation Methods of On-chip Performance Monitors
    Betreuer: Tobias Kilian, Tobias Kilian (Infineon Technologies )
  • 16.06.2021 Duan Shen
    Contamination-Free Switch Design and Synthesis for Microfluidic Large-Scale Integration
    Betreuer: Tsun-Ming Tseng
  • 08.06.2021
    Establishing a HW/SW Co-debugging Methodology for Systems-on-Chip
    Betreuer: Conrad Foik, Infineon
  • 17.05.2021
    Chip Floorplanning with Deep Reinforcement Learning
    Betreuer: Conrad Foik, Infineon

Forschungspraxis (Research Internships)

  • 20.12.2021
    Synthese, Implementierung und Vergleich der Schaltaktivität in FPGA und ASIC Technologien
    Betreuer: Philipp Fengler

Ingenieurpraxis

  • 30.05.2021
    Eine Informationsplattform für eine IP-Roadmap
    Betreuer: Helmut Gräb

Seminare

  • 25.06.2021
    A HW/SW Co-Verification Framework for SystemC
    Betreuer: Conrad Foik
  • 25.06.2021
    Degradation Mechanism During the Manufacturing of Semiconductor Devices
    Betreuer: Tobias Kilian
  • 25.06.2021
    State-of-the-Art Methods for Performance Determination in Microcontroller
    Betreuer: Tobias Kilian
  • 25.06.2021
    Methods for on-chip hardware fault attack detection
    Betreuer: Johannes Geier
  • 25.06.2021
    Performance Simulation for Instruction Set Simulators
    Betreuer: Karsten Emrich